XILINX
  • 클라우드 RAN 및 모바일 엣지 컴퓨팅 - 양분화 진행

    2016-04-27

     지난 몇 년 동안, 무선 인프라 구축은 점점 분산형 기지국 아키텍처로 전환되어 왔다. 이러한 아키텍처는 수퍼 매크로(Super Macro)라고 불리기도 하는데, 베이스밴드 프로세싱 풀(pool)을 중앙 집중화하여 더 많은 무선을 처리할 수 있기 때문에 커버리지 및 부하 밸런싱에 훨씬 효과적이다. 클라우드 RAN(Cloud RAN) 컨셉은 데이터 센터의 콘텐츠나 데이터 저장소와 공존하는 클라우드에 중앙 기지국 풀(pool)을 항상 유지하는 것이다. 글/ 하르핀더 싱 마타루 (Harpinder Singh Matharu), 자일링스 통신 사업부 수석 제품 매니저  이러한 클라우드 RAN의 장점은 낮은 비용의 컴퓨팅 및 상용 서버 섀시를 이용하여 보다 비용 효과적인 RAN 구축 및 ..

  • IoT의 약속 - 차세대 빅 애플리케이션

    2016-04-27

    모바일 광대역 네트워크 및 관련 기술의 지속적인 발전을 위해서는 갈수록 증가하는 커넥티비티 및 대역폭을 해결하는 것이 중요하다. 또한 지속적으로 투자가치를 보호할 수 있도록 네트워크의 수익 창출을 극대화할 수 있는 기능과 매커니즘을 갖추는 것도 동일하게 고려되어야 한다. 이러한 관점에서 현재 구축된 서비스인 LTE 기반 모바일 광대역 컨수머 마켓은 이미 수익성 측면에서 성숙 및 포화단계에 진입해 있다.  글/ 하르핀더 싱 마타루 (Harpinder Singh Matharu), 자일링스 통신 사업부 수석 제품 매니저 새로운 애플리케이션과 이용행태, 마켓을 겨냥해야 하는데, 이 경우 2020년 구축될 예정인 5G에 대비할 수 있는 기반을 만들어야 한다. IoT(Internet of Th..

  • Xilinx, 스마트커넥트 기술을 확장해 16nm 울트라스케일+ 디바이스에 20~30% 향상된 성능 제공

    2016-04-21

    자일링스는 스마트커넥트(SmartConnect) 기술을 확장한 비바도(Vivado)® 디자인 수트 HLx 에디션의 2016.1 릴리즈를 발표한다고 밝혔다. 이 릴리즈는 울트라스케일(UltraScale)™ 및 울트라스케일+(UltraScale+) 디바이스 포트폴리오에서 뛰어난 레벨의 성능을 제공한다. 또한 이번 2016.1 릴리즈에서 비바도 디자인 수트는 스마트커텍트 기술을 확장해 고밀도, 수백만 시스템 로직 셀 디자인의 시스템 인터커넥트 병목 현상(bottleneck)을 해결한다. 이로써 울트라스케일 및 울트라스케일+ 디바이스 포트폴리오는 모두 높은 이용률에서 20~30% 더 높아진 성능을 발휘할 수 있다. 자일링스의 울트라스케일+ 포트폴리오는 업계 유일한 FinFET 기반 프로그래머..

  • ALPHA DATA의 ADM-PCIE-8K5

    2016-04-18

    특징 보드 포맷 : 하프길이의 저 프로파일  x8 PCIe 폼팩터 호스트 I/F : PCI Express® Gen3 x8 타겟 디바이스 : Xilinx® Kintex® Ultrascale™ : XCKU115-2 - FLVA1517E SDRAM : 2x banks of 8G x 72, DDR4-2400, 16GiB total (Standard) - (Option for 32GiB at manufacturing) FLASH : 임베디드 구성을 위한 온보드 리프로그래머블 플래시 메모리 광범위한 FPGA 예제 디자인, 플러그 앤 플레이 드라이버, 성숙한 응용 프로그래밍 인터페이스를 포함하여 선택 통합 보드 지원 패키지 (BSP) (API) 애플리케이션 비디..

  • 4K 시네마 카메라 제작 방법: Apertus 제품 개발에 포함되는 Zynq 요소

    2016-04-18

    Pichelhofer 씨와 Pötzl 씨는 임베디드 월드(Embedded World) 박람회를 돌아보면서 자신들의 3세대 AXIOM 카메라인 Gamma에 대해 얘기하고 있었습니다. 이것은 커다란 모듈 방식의 전문가급 4K 시네마 카메라로서, AXIOM Alpha 및 Beta 카메라를 개발하면서 얻은 지식을 이용해 제작되었습니다. 이전의 카메라들처럼 AXIOM Gamma 역시 CMOSIS 이미저와 Xilinx Zynq-7000 SoC(Z-7030)를 기반으로 하고 있습니다. AXIOM Beta는 Zynq Z-7020 SoC를 갖춘 Avnet MicroZed SOM을 기반으로 하고 있습니다. AXIOM Beta의 이미지 센서 모듈 이것은 AXIOM Beta 이미지 센서 모듈의 뒷면 사..

  • MicroZed™ Industry 4.0 이더넷 키트

    2016-04-18

    Avnet사의 MicroZed™ Industry 4.0 이더넷 키트(I4EK)는 Xilinx Zynq-7000™ SoC의 멀티 프로토콜 산업용 이더넷 기능을 보여줍니다. I4EK를 사용하는 개발자들은 가장 널리 사용되는 프로토콜들을 통합 API와 함께 제공하는 HMS Anybus® IP를 신속하게 평가할 수 있습니다. 그 결과, 하드웨어와 소프트웨어가 네트워크 전반에 걸쳐 매끄럽게 통합됩니다. - Zynq SoC와 Anybus IP의 실시간 성능을 I4EK의 MicroZed SOM을 이용해 평가하십시오 - 귀사의 시스템을 동급 최상의 IP, 소프트웨어 API 및 드라이버를 이용해 프로토타이핑 하십시오 - 귀사의 최종 제품을 MicroZed SOM, Anybus I..

  • 16nm UltraScale+™ 위한 100G 이더넷 솔루션의 성능, 통합 RS-FEC 모듈로 향상

    2016-04-18

    16nm UltraScale+ FPGA 및 MPSoC를 위한 Xilinx 통합 100G 이더넷 솔루션의 성능을 IEEE 802.3bj 사양 기반의 RS-FEC(Reed-Solomon Forward Error Correction) 모듈로 향상시킴으로써 저가의 광학 장치와 직접 부착형 구리 인터커넥트를 사용할 수 있도록 하는 방법을 비디오를 통해 확인하세요.

  • Xilinx, IBM과 수퍼베슬(SuperVessel) OpenPOWER 개발 클라우드에서 FPGA 기반 가속화

    2016-04-11

    자일링스는 IBM과 수퍼베슬(SuperVessel) OpenPOWER 개발 클라우드에서의 FPGA 기반 가속을 촉진할 예정이라고 밝혔다. 수퍼베슬에서 빅데이터 분석, 머신 러닝과 같이 높은 성능을 요구하는 애플리케이션은 자일링스 SDAccel™ 개발 환경을 이용하게 되어 있다. SDAccel은 애플리케이션 개발자가 OpenCL™ 및 C, C++의 알고리즘을 만들어 자일링스 FPGA 기반 엑셀러레이터 보드에 바로 컴파일 할 수 있다. 이러한 관리 환경은 FPGA 기반 애플리케이션 개발을 보다 빠르게 해주며 전세계 커뮤니티 개발자들의 접근성을 한층 더 향상시켜 줄 것으로 기대된다.  수퍼베슬은 애플리케이션 개발자와 시스템 디자이너, 학술 연구자들이 심층 분석, 머신 러닝..

  • LUT 308개로 구현하는 8088 마이크로프로세서 IP 코어, Kintex-7 FPGA에서 180 MHz의 실행 속도 실현

    2016-03-21

    MicroCore Labs사가 모든 x86 프로세서 매니아들을 위해 오리지널 8088 마이크로프로세서의 정밀 사이클(cycle-accurate), FPGA 기반 IP 코어 구현물을 개발했습니다. MCL86이라고 불리는 이 제품이 Xilinx Kintex-7 FPGA 내에서 사용하는 LUT는 308개에 불과하며, 클럭 속도는 180 MHz에 이릅니다. 100MHz 속도에서 MCL86 프로세서 코어는 1979년에 선보인 오리지널 4.77MHz “8088” 마이크로프로세서(3 미크론 IC 공정 기술로 구현된!)의 핀 레벨 거동을 모사하는 정밀 사이클 성능을 구현합니다. 동등한 성능에서 20배의 클럭 속도 차이를 보이는 것은 이 IP 코어가 매 4.77MHz 클럭마다 20회 동작하는 마이..

인터넷신문위원회

[열린보도원칙] 당 매체는 독자와 취재원 등 뉴스이용자의 권리 보장을 위해 반론이나 정정보도, 추후보도를 요청할 수 있는 창구를 열어두고 있음을 알려드립니다.

고충처리인 장은성 070-4699-5321 , news@e4ds.com

Top