~5/21 울프스피드 파워테크니컬로드쇼
인텔 FPGA, Quartus 디버깅 툴 활용하기

Intel / 전현수 차장

  • 노*환2017-05-16 오전 10:37:06

    조금 늦었네요. 자일링스 ZYNQ 개발보드 사용하고 있는데 Quartus도 관심이 많습니다. 좋은거 많이 배워갈 수 있으면 좋겠네요
  • e4ds2017.05.16

    유익한 시간 되시길 바랍니다, 데모도 준비하였으니 마지막까지 시청 부탁드리겠습니다 ^^
  • 이*현2017-05-16 오전 10:36:58

    AOCL 환경에서도 시그널 프로브를 사용가능한가요?
  • intel22017.05.16

    냅 사용가능합니다.
  • 강*학2017-05-16 오전 10:35:27

    Model SIM대용으로 사용하는 것인가요? 기존에 Model SIM을 사용했었지요?
  • intel32017.05.16

    ModelSim은 Simulation이고, 현재 설명드리는 내용은 B'rd Debuging skill 입니다. 서로 다른 디자인 flow라고 보셔야 합니다.
  • intel32017.05.16

    모델심은 시뮬레이션용도로 사용하는 것입니다.시그널 탭 및 프로브의 경우 FPGA 내부의 로직 및 메모리를 사용하여 동작을 실시간으로 확인할수 있습니다.
  • 신*욱2017-05-16 오전 10:34:53

    교육과 상관 없을 수 있지만 (교육 중 해당 내용이 나올 수 있고) 미리 질문 드립니다. Memory Content Editor 란 말이 눈에 띠는데, Intel FPGA에서는 DDR 메모리 사용시 컨트롤 IP에서 DDR 메모리 모드 레지스터의 Self Refresh Temperature를 Extended로 설정하는 기능을 지원하나요?
  • intel32017.05.16

    DDR IP Configuration 과정에서 말씀하신 Extended option을 설정할 수 있습니다.
  • intel22017.05.16

    Sytem memory content editor는 FPGA 내부의 block memroy를 edting하는 기능으로 DDR control과는 전혀 상관없는 기능입니다.
  • 윤*선2017-05-16 오전 10:34:14

    signal probe의 경우 메뉴의 어느부분에 위치하나요>?
  • intel22017.05.16

    Tools --> Signal Probe Pins 에 있습니다.
  • 김*빈2017-05-16 오전 10:34:01

    Quartus의 시그널 프로브를 추가하는 개수에 따라서 시스템 로드에는 영향이 없나요?
  • intel32017.05.16

    당연시 디버깅을 위한 Fan-Out을 만드는 것이므로 영향을 받을 수 있습니다.
  • 김*빈2017-05-16 오전 10:32:07

    이번 Quartus 의 버전은 어떻게 되나요?
  • intel32017.05.16

    Quartus 최신 version은 17.0이고, 교육하고 있는 내용은 v16.1기준으로 되어있습니다.
인터넷신문위원회

[열린보도원칙] 당 매체는 독자와 취재원 등 뉴스이용자의 권리 보장을 위해 반론이나 정정보도, 추후보도를 요청할 수 있는 창구를 열어두고 있음을 알려드립니다.

고충처리인 강정규 070-4699-5321 , news@e4ds.com

Top