홍콩, 2014년 7월 1일 – Altera(NASDAQ: ALTR)는 성능과 생산성 면에서 FPGA 업계 1위 소프트웨어로서 Quartus® II 소프트웨어 버전 14.0을 제공한다고 밝혔다. Altera는 이 최신 버전을 통해서 가장 근접한 경쟁사 설계 툴 스위트와 비교해서 평균적으로 2배 더 빠른 컴파일 시간을 달성함으로써 FPGA 및 SoC 설계에 이용하기 위한 소프트웨어에 있어서 다시 한 번 우위를 확인하게 되었다.
Quartus II 소프트웨어 버전 14.0은 사용자의 생산성을 더욱 더 향상시키고 업계에서 가장 신속하게 FPGA 및 SoC 설계 종결을 달성하도록 한다. 이 최신 버전에서는 사소한 설계 변경 시에 컴파일 시간을 최고 4배까지 단축할 수 있는 급속 재컴파일 기능과 엔터프라이즈 급 성능을 제공하는 동급 최상의 PCI Express(PCIe) IP 솔루션을 제공한다. 또한 이 최신 버전에서는 Qsys 시스템 통합 툴로 AXI™ 지원을 확대하고 Altera SDK for OpenCL로 신속한 프로토타이핑 설계 플로우를 포함하고 있다.
새롭게 개정된 급속 재컴파일 기능은 사용자가 자신의 디자인을 사소하게 변경하고 이를 전체적인 컴파일을 실시할 때의 수 분의 일의 시간으로 재컴파일할 수 있다. 급속 재컴파일 기능을 이용함으로써 디자이너가 디자인의 변경되지 않은 부분에 대해서는 배치 및 배선(placement and routing)을 유지하면서 합성 전 HDL 변경일 때는 최고 3배까지 그리고 피팅 후 SignalTap® II 로직 분석기 변경일 때는 최고 4배까지 속도 단축을 경험할 수 있게 되었다. 급속 재컴파일 기능은 현재 모든 28nm Cyclone® V, Arria® V, Stratix® V FPGA를 지원한다.
또한 Altera는 업계에서 가장 성능이 우수한 PCIe 솔루션을 추가함으로써 계속해서 가장 우수한 IP 포트폴리오를 제공하게 되었다. Altera의 이 동급 최상의 PCIe 솔루션은 최대 6.7GB/s에 이르는 쓰루풋과 400K 이상의 IOPS(input/output operations per second)를 제공함으로써 애플리케이션 성능을 향상시킨다. 이 PCIe 솔루션은 새롭게 설계된 DMA 엔진, 엔터프라이즈 급 장치 드라이버, 레퍼런스 디자인을 포함함으로써 평가 및 디자인 통합 작업을 대폭적으로 간소화할 수 있도록 한다.
Qsys 시스템 통합 툴을 향상시킴으로써 시스템 레벨 하드웨어 요소들을 연결하는 작업을 간소화할 수 있게 하였다. Qsys는 AMBA® AXI™3 및 AXI4 규격에 대한 지원을 확대해서 점대점 접속에 이용하도록 AXI4의 경량 버전인 AXI4-Lite와 AXI4-Stream에 대한 지원을 포함하도록 하였다. 이와 같이 향상시킴으로써 더 다양한 유형의 커스텀 IP를 지원하고 Altera 및 써드파티 업체들에서 개발한 IP와 통합하는 작업을 수월하게 함으로써 더 뛰어난 디자인 재사용을 가능하게 한다.
또한 Altera는 FPGA를 대상으로 작업하는 소프트웨어 프로그래머들을 위해서 Altera SDK for OpenCL 버전 14.0을 제공한다고 밝혔다. 이 최신 버전은 프로그래머들이 FPGA 가속화기 보드를 기반으로 프로토타입 디자인을 수분 이내에 작성할 수 있는 신속한 프로토타이핑 설계 플로우를 포함하고 있다. 이 최신 OpenCL 버전은 또한 FPGA 개발 작업을 추가적으로 단축할 수 있도록 다수의 레퍼런스 플랫폼을 포함하고 있다.