2015-12-15 08:30~12:00
Texas Instruments / 이명식 부장
이*상2015-12-15 오전 10:56:59
power designer에서 edit를 통해 별도의 active소자를 추가하여 simulation이 가능한가요? 물론 TI 제품으로..ti12015.12.15
연동되는 시뮬레이션은 지원되지 않지만 여러개의 FPGA같은 멀티 Power 를 가지는 칩을 지원하는 Power rail은 지원이 가능합니다.서*윤2015-12-15 오전 10:56:32
ENABLE PIN으로 제어 할수 있잔허요ti12015.12.15
네 다른 칩셑에 Enable로 연동하여서 사용합니다. 다만 Enable 핀은 입력 핀이고 Power Good은 출력핀입니다.권*원2015-12-15 오전 10:56:31
power를 simulation 할 수 있어서 정말 막힌 부분이 뚫리는 것 같네요...ti12015.12.15
고맙습니다.김*열2015-12-15 오전 10:56:30
footprint는 주변 회로 포함한 것인가요?ti12015.12.15
네 전체 솔류션 사이즈 입니다서*윤2015-12-15 오전 10:55:52
예로 정상 동작 한다는 표시 할수 있나요?ti12015.12.15
네 맞습니다. 정상적으로 동작한는것을 알려주는 Indicator기능입니다.김*택2015-12-15 오전 10:55:33
webench tool을 제공하지 않는 part들은 ref. 회로만 봐야 하나요? 아니면 tool에서 사용할 수 있는 방법이 따로 있나요?ti12015.12.15
만일 웹벤치에서 제공하지 않는다면, 기본적으로 Datasheet 이나 application note를 참고하셔도 되며, 추가적으로 TINA tool에서도 지원 가능여부를 확인 하시는 것도 좋을 듯 합니다서*윤2015-12-15 오전 10:55:33
POWER GOOD 사용용도는 어떤것이 있나요?ti12015.12.15
Sequence를 세팅이 용이하며 abnormal동작에서 Power Good이 Low로 떨어지면서 System을 Protection할수 있습니다.최*일2015-12-15 오전 10:55:13
정보 업데이트 주기는 얼마나 되나요?ti12015.12.15
거의 매일이라고 보셔도 될 것같아요서*윤2015-12-15 오전 10:53:30
POWER GOOD 핀 관련 하여 다시 한번 설명 부탁드립니다.ti12015.12.15
Power Good 쉽게 정상구동되면 해당 system에 칩이 정상 동작한다는 신호를 high신호를 내보내주는것입니다.한*남2015-12-15 오전 10:51:58
Open Design 버튼을 누르면 TI account로 Login되도록 하는데 설계 내용 목록 이력이 저정되어지나요?ti12015.12.15
네 맞습니다. 그리고 설계완료후 리포트로 exporting도 가능합니다.[열린보도원칙] 당 매체는 독자와 취재원 등 뉴스이용자의 권리 보장을 위해 반론이나 정정보도, 추후보도를 요청할 수 있는 창구를 열어두고 있음을 알려드립니다.
고충처리인 강정규 070-4699-5321 , news@e4ds.com