2025 e4ds Tech Day
HOME 전체보기 기술 동영상 기술 문서 키 웨비나 베스트 댓글
“노이즈 설계, 이렇게만 하면 끝! 신입 엔지니어를 위한 전원 패턴·배선 실전 가이드”

2025-07-15 15:00~18:00

e4ds / 조성재 교수

  • 김*완2025-07-15 오후 4:22:03

    강의 시간이 상당하네요. 추후 복습 가능한지요?
  • e4ds2025.07.15

    네 앞으로 한시간 정도 더 진행됩니다. 내용이 길어서 다시보기를 어떻게 할지는 내부적으로 검토하고 공지 드리도록 하겠습니다. 감사합니다.
  • 백*옥2025-07-15 오후 4:16:09

    각 전원 배선 분리를 위해서 패턴을 분리하면, 일반적으로 전원 출력단에 CAP이 놓이는데, 각 패턴에 추가로 CAP등을 보강해야 하나요? 그리고 위와같이 3개로 분리하는데, 각각 따로 라우팅해도 되나요? 동일하게 병렬로 같이 흘러가야 하나요?
  • e4ds012025.07.15

    전원 출력에서 커패시터는 1개를 두고 패턴 분리되어 회로에 공급할때 별도의 커패시터를 3개 두어야 겠지요. 지금 방송되는 부분을 잘 들어보시면 됩니다.
  • 최*재2025-07-15 오후 4:11:19

    연상이 안나와요
  • e4ds2025.07.15

    새로 고침 부탁드립니다. 현재 정상 스트리밍되고 있습니다. ~~
  • 이*민2025-07-15 오후 4:10:26

    추후 다시보기가 될까요?
  • e4ds2025.07.15

    영상이 길어서 추후 정리해 보고 다시 공지드리도록 하겠습니다.
  • 조*성2025-07-15 오후 4:05:17

    [질문] 전원 패턴을 최소화하는 것과 신호 간섭을 줄이는 것 사이에 설계 우선순위는 무엇인지 궁금합니다.
  • e4ds012025.07.15

    이것을 어느 것이 중요한지 단정적으로 말씀드리는 것은 어렵습니다. 결국 전원 패턴도 신호의 quality를 좋게 하기 위하여 하는 것이기 때문에 최종 목표는 신호의 quality를 높이는 것에 있습니다.
  • 지*호2025-07-15 오후 3:58:51

    [질문]전원 설계시, 노이즈에 대한 주요 요소는 무엇인지요? 패턴과 배선에 대한 최적화로 얼마나 개선 및 줄일 수 있는지요? 고전압에 대한 경우는 더 유의 사항은 어떻게 되는지요?
  • e4ds012025.07.15

    노이즈의 주요변수는 앞에서 설명드렸습니다. 결국 전원회로의 노이즈와 외부요인에 의한 노이즈로 나눌수 있습니다. 패턴과 배선에 의해서 얼마나 줄일수 있는가는 PCB의 형태와 회로의 복잡도와 PCB 몇층인지에 따라서 달라지기 때문에 수치화 할수 없지만 패턴과 배선에 의해서 줄일수 있다는 것입니다. 고전압에 의한 경우에는 고전압이라도 고전류이나 저전류이냐에 따라 달라집니다. 중요한 것은 고전압의 변화가 발생하는 부분과 전류의 변화가 발생하는 부분에 주의해야 합니다.
  • 이*혁2025-07-15 오후 3:52:12

    노이즈 저감 설계를 위해서는 패턴별 전류 흐름을 알고 있어야 최적 설계가 가능한거군요. 그럼 부품 사양 및 회로 특성도 알고 있어야 최적 설계가 가능한게 맞는지 문의 드립니다.
  • e4ds012025.07.15

    맞습니다. 원래 패턴 설계는 회로의 동작을 이해하고 전류의 흐름과 전류소모를 이해하는 사람이 하는게 맞습니다.
  • 백*옥2025-07-15 오후 3:52:08

    예, 최대한 PCB 설계를 말씀하신 조건으로 설계하였더라도 기준치보다 높은 노이즈 발생 시 대책 방안이 궁금합니다.
  • e4ds012025.07.15

    방사/전도 노이즈 관련해서 뒤에 EMC 대책에서 설명됩니다.
  • 김*열2025-07-15 오후 3:47:28

    좋은내용 잘 들었습니다. 모두 수고하셨습니다.
  • 이*래2025-07-15 오후 3:45:09

    RE 전차 형태의 노이즈입니다.
1 2 3 4 5 6 7 8 9 10