2025 e4ds Tech Day
HOME 전체보기 기술 동영상 기술 문서 키 웨비나 베스트 댓글
스마트 임베디드 비전을 위한 PolarFire® SoC FPGA

2025-07-24 10:30~12:00

Microchip Technology Inc. / 김지훈 과장

  • 박*영2025-07-24 오전 11:27:49

    PolarFire SoC 플랫폼에서 펌웨어나 AI 모델의 업데이트는 어떤 방식으로 진행되나요? OTA 업데이트 지원 여부와 안전한 배포 구조가 있는지도 궁금합니다.
  • Microchip_Johnny2025.07.24

    업데이트 시에는 새로운 FPGA 구성(bitstream)과 펌웨어를 안전하게 다운로드 후 검증(CRC 및 암호화 가능)하여, 기존 구성 위에 덮어쓰기 방식으로 변경합니다. Libero SoC Design Suite 등의 개발 툴을 통해 펌웨어 및 FPGA 구성 업데이트를 관리하며, SPI, JTAG 인터페이스 또는 시스템 주도의 SPI Master 모드로 구현할 수 있습니다. 시스템 내 In-Application Programming (IAP) 및 Auto Update 기능을 지원해 운영 중에도 업데이트 트리거가 가능합니다.
  • Microchip_Dongkyu2025.07.24

    OTA 역시 지원하고 있습니다. AES-256, SHA-2, RSA/ECDSA를 지원하기 때문에 안전하게 베포할 수 있습니다.
  • 최*태2025-07-24 오전 11:23:50

    멀티 카메라를 활용한 SEV 시스템을 구성할 때 어떤 확장성을 제공하나요? 동시에 몇 개의 센서를 안정적으로 운영할 수 있는지도 궁금합니다.
  • Microchip_Johnny2025.07.24

    PolarFire SoC는 MIPI CSI-2, SLVS-EC, 12G SDI, CoaXPress 등 다양한 고속 센서 인터페이스에 대응하는 멀티 프로토콜 IP를 FPGA 내장하여 멀티 카메라 입력의 확장성을 지원합니다. 듀얼 10G SFP+ 이더넷 포트를 비롯해 고속 네트워크 인터페이스로 다수의 센서 데이터를 고성능으로 수집하고 전송할 수 있습니다. PolarFire SoC 기반 SEV 시스템은 환경 및 구현에 따라 다르나, 보통 4~8개 이상의 고해상도 MIPI CSI-2 카메라를 안정적으로 동시 처리할 수 있습니다. 이 숫자는 사용하는 센서 해상도, 프레임율, 각 센서 데이터 처리량, 메모리 대역폭 등에 따라 달라지며, 고속 이더넷과 FPGA IP를 조합해 네트워크 다중 채널 동시 처리도 가능합니다.
  • 김*숙2025-07-24 오전 11:22:48

    PolarFire SoC FPGA 개발을 위한 공식 SDK나 툴체인은 어떤 것이며, 초보자도 접근하기 쉬운 튜토리얼이나 예제 자료가 제공되는지요?
  • Microchip_Dongkyu2025.07.24

    MCHP의 FPGA의 툴체인은, FPGA를 위한 Libero SoC, RISC-V를 위한 SoftConsole, AI 가속을 위한 VectorBlox, HLS를 위한 SmartHLS로 분류할 수 있습니다. 초보자분들도 사용하실 수 있도록 다양한 데모를 제공하고 있습니다.
  • 최*은2025-07-24 오전 11:22:16

    VectorBlox 2.0으로 TensorFlow나 PyTorch 모델을 이식할 때의 워크플로우가 궁금합니다. 모델 최적화 및 컴파일 과정에서 주의할 점이 있다면 말씀 부탁드립니다.
  • Microchip_Johnny2025.07.24

    INT8 변환 시 정확도 저하를 최소화하기 위해 네트워크 레이어별 민감도 테스트가 필요합니다. DDR 메모리와 FPGA 로컬 메모리 사용을 효율화해야 고해상도 영상 처리나 대규모 CNN 연산 시 병목을 피할 수 있습니다. VectorBlox 가속기와 기타 IP가 FPGA 리소스를 차지하므로 구현 가능한 최대 복잡도가 제한될 수 있으며, 설계 시 자원 배분에 주의를 기울여야 합니다.
  • 지*호2025-07-24 오전 11:20:15

    [질문]PolarFire 제품의 타 솔루션과의 주요 차이점은 무엇인지요? 영상 압축과 처리 프로세싱 관련 성능은 어떻게 되는지요?
  • 최*빈2025-07-24 오전 11:18:32

    Xilinx Zynq나 Intel Agilex 같은 타 FPGA SoC와 비교할 때 PolarFire® SoC만의 차별점은 무엇인가요? 전력 효율, 개발 편의성, 비용 등에서 어떤 우위를 갖는지요?
  • Microchip_Dongkyu2025.07.24

    Flash 기반의 FPGA이기 때문에, 설계에 따라 최대 50%까지의 전력 절감을 기대할 수 있습니다. 개발 편의성 역시 Xilinx나 Altera의 툴을 이미 사용하시던 분들이라면, 무리없이 활용하실 수 있습니다.
  • 박*차2025-07-24 오전 11:17:44

    실시간 객체 인식이나 추적을 수행할 때 PolarFire SoC가 제공하는 지연은 어느 정도 수준인가요? 예를 들어 60fps 영상에서 추적 정확도와 응답 속도를 어떻게 보장하는지 궁금합니다.
  • Microchip_Dongkyu2025.07.24

    현재 MCHP에서 제공하는 VectorBlox Demo의 경우, 4k input, FHD Output을 기준으로 30Hz의 객체인식이 가능함을 보여줍니다. CNN이 들어가지 않고, 카메라를 화면에 출력해주는 데모의 경우 4K 30hz의 출력을 보여줍니다. Vectorblox 데모의 경우 이를 FPGA Fabric에서 구현한다면 더 높은 성능을 기대할 수 있습니다. 추적 정확도의 경우, 사용모델에 따라 달라질 수 있으며 MCHP의 데모는 Yolo2를 사용합니다.
  • 박*영2025-07-24 오전 11:17:06

    기존 x86 기반 머신 비전 시스템에서 PolarFire SoC 기반으로 전환하려면 어떤 이슈를 고려해야 하나요?
  • Microchip_Johnny2025.07.24

    기존 x86 기반 머신 비전 시스템에서 PolarFire SoC로 전환하려면 소프트웨어 이식성, 하드웨어 가속 설계, 실시간 및 메모리 구조 최적화, 보안 요건, 그리고 개발 환경이라는 여러 복합 요인을 신중히 검토하고 준비해야 합니다. 특화된 FPGA 가속기를 통한 저전력 고성능 처리가 가능하나, 전환 초기에는 FPGA 개발 경험과 리눅스 임베디드 SW 조합에 대한 충분한 이해와 리소스가 필요합니다.
  • 이*호2025-07-24 오전 11:16:45

    메일 주소 주시면 연락 드리겠습니다.
  • Microchip_Chris2025.07.24

    johnny.kim@microchip.com 입니다.
  • 최*은2025-07-24 오전 11:13:06

    PolarFire SoC가 제공하는 하드웨어 기반 보안 기능에는 어떤 것들이 포함되어 있나요? Secure Boot나 암호화 가속기 등 SEV에서 요구되는 보안 수준을 어떻게 충족시키는지요?
  • Microchip_Dongkyu2025.07.24

    PolarFire SoC는 AES-256 기반 Secure Boot, PUF 기반 키 보호, DPA 방어 암호화 가속기를 내장해 IP 도난과 위변조를 방지합니다. 또한 AES-256, SHA-256, HMAC-SHA2-256 RSA와 같은 암호화 알고리즘을 사용할 수 있습니다.
1 2 3 4